Related Publications

[1] R. Wittmann, "DETAILS: HF-Design Technologie für präzise analoge IP-basierte Front-End Lösungen in höchstintegrierten Hochgeschwindigkeits-Datenübertragungssystemen ", BMBF Zukunftsforum Mobiles Internet 2010, Königswinter, Sept. 2004

[2] R. Müller, „Bestimmung von Harmonischen-Transfer-Matrizen durch Simulation“, Kleinheubacher Tagung 2004, Sept. 2004, Miltenberg

[3] P. Birrer, W. Hartong, S.-J. Chandrasekaran, „Nutzung von SystemC-Modulen innerhalb eines Analog/Mixed Signal Designablaufs“, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 265-270, VDE Verlag, March 2005

[4] R. Frevert, I. Harasymiv, W. Hartong, U. Knöchel, „Automatische Generierung templatebasierter HF-Basisband-Modelle“, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 205-210, VDE Verlag, March 2005

[5] A. Domdey, R. Wittmann, A. Bamba, W. Schardein, M. Darianian, “Analoger Schaltungsentwurf mittels ausführbarer Entwurfsablaufbeschreibungen für konventionelle Entwurfsumgebungen”, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 129-134, VDE Verlag, March 2005

[6] C. Münker, „A Compact Multi-Tone Test Generator for RF ICs using a Sigma-Delta PLL“, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 289-292, VDE Verlag, March 2005

[7] R. Wittmann, M. Darianian, H.-J. Strobel, Ch. Münker, W. Hartong, F. Rößler, I. Munteanu, “HF-Entwurfstechnologie für IP-basierte höchstintegrierte Front-End Lösungen für Multi-Standard Endgeräte in der Mobilkommunikation”, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 235-240, VDE Verlag, March 2005

[8] W. Grabinski, Tutorial on „The EKV3.0 MOSFET Model-A Next Generation MOSFET Model Dedicated to Analog/RF IC Design“, Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden, Hannover, March 2005

[9] I. Munteanu, „Zuverlässiger Entwurf durch 3D EM Simulation“, GMM Fachbericht "Analog ’05 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 46, S. 37 - 44, VDE Verlag, March 2005

[10] J.-P. Ebert, E. Grass, R. Irmer, R. Kraemer, G. Fettweis, K. Strom, G. Tränkle, W. Wirnitzer, R. Wittmann, H.-J. Reumerman, E. Schulz, M. Weckerle, P. Egner, U. Barth, “Paving the Way for Gigabit Networking”, Global Communications Newsletter, IEEE Communications Magazine, April 2005

[11] R. Wittmann, "DETAILS: HF-Entwurfstechnologie für IP-basierte höchstintegrierte Front-End Lösungen für Multi-Standard-Endgeräte in der Mobilkommunikation", Newsletter Edacentrum 02/05, S. 10-13, Juni 2005

[12] M. Schröter, „High-Frequency Circuit Design oriented Compact Bipolar Transistor Modeling with HICUM“, IEICE Transations on Electronics, Vol. E88-C, No. 6, June 2005

[13] U. Pursche, „Spektrale Signalflussmodellierung durch Harmonischen-Transfer-Matrizen für den Selbsttest und die Selbstkorrektur von Hochfrequenzschaltungen“, Dissertation, Berlin: Logos Verlag, Juli 2005. - ISBN 3-8325-0996-8.

[14] R. Kakerow, „Modeling Technologies for Disruptive Communication System Design“ ,FDL 05, Forum on Specification & Design Languages, Proceedings, pp. 81 – 88, Lausanne, Sept. 2005

[15] P. Birrer, W. Hartong, „Incorporating SystemC in Analog/Mixed-Signal Design Flow“, FDL 05, Forum on Specification & Design Languages, Proceedings, pp. 173 – 178, Lausanne, Sept. 2005

[16] M. Schröter, H. Wittkopf, W. Kraus, „Statistical Modeling of high-frequency bipolar Transistors“, BCTM 2005, IEEE Bipolar/BiCMOS Circuits and Technology Meeting, Proceedings, pp.54 – 61, Santa Barbara, Sept. 2005

[17] R. Wittmann, T. Ruotsalainen, “Integration of RF Key-IP’s into Nano-Scale Multi-Standard Transceiver Platforms“, NOKIA Radio Integration Seminar 2005, Nokia internal seminar, Helsinki, Nov. 2005

[18] H.-J. Wassener, "Modellierung & Simulation unter Berücksichtigung von Prozessschwankungen", Ekompass-Kooperationsworkshop „Berücksichtigung von Prozesstoleranzen im Design Flow“, Hannover, Nov. 2005

[19] P. Birrer, W. Hartong, "Integration of TRADICA into the Cadence Design Framework", Ekompass-Kooperationsworkshop „Berücksichtigung von Prozesstoleranzen im Design Flow“, Hannover, Nov. 2005

[20] M. Schröter, "Statistische Modellierung von Hochfrequenz-Bipolartransistoren", Ekompass-Kooperationsworkshop „Berücksichtigung von Prozesstoleranzen im Design Flow“, Hannover, Nov. 2005

[21] Ch. Münker, Reduction of PLL Loop Gain Variations by Digital Calibration", Ekompass-Kooperationsworkshop „Berücksichtigung von Prozesstoleranzen im Design Flow“, Hannover, Nov. 2005

[22] R. Wittmann, „Entwurfsregeln zum Aufbau von Low-Power Verbindungen und deren Einbindung in den Design-Flow“, Ekompass-Kooperationsworkshop „On-Chip Interconnects und Bus-Systeme“, Bochum, Dez. 2005

[23] I. Kebaisy, S. Domann, B. Meinerzhagen, “Präzise Modellierung und Parameteranpassung eines 5.2 GHz LNA für WLAN Anwendungen“, 9. ITG/GI/GMM Workshop „Methoden und Beschreibungssprachen zur Modellierung und Verifikation von Schaltungen und Systemen, GMM-Fachbericht, S. 329 -336, Dresden, Febr. 2006

[24] D. Friebel, Contribution to Panel Discussion "Low-Power Design Tools: Are EDA vendors taking this matter seriously?", DATE 2006, Munich, March 2006

[25] R. Müller, H-J. Jentschel, “A Built-In-Self-Test view on estimation of mixer-parameters of direct conversion receiver front-ends”, angenommene Veröffentlichung zum 8. Workshop "Testmethoden und Zuverlässigkeit von Schlatungen und Systemen" 12. bis 14. März 2006, Titisee

[26] I. Kebaisy, S. Domann and B. Meinerzhagen, “A 10mW Low-Noise Amplifier Design for 5.5 GHz Wireless Communication Systems”, accepted for the 2nd IEEE International Conference ICTTA06, Damascus-Syria, April 2006

[27] A. K. Momin, R. Wittmann, M. Bücker, W. Schardein, “Planar transmission line structures as possible on-chip interconnects in deep sub-micron processes”, 10th IEEE International Workshop on Signal Propagation on Interconnects, SPI 2006, 9 -12 May 2006, Berlin, Germany

[28] A. Vachoux, C. Grimm, R. Kakerow, C. Meise, “Embedded Mixed-Signal Systems: New Challenges for Modeling and Simulation”. IEEE International Symposium on Circuits and Systems (ISCAS2006), 21 - 24 May 2006, Kos, Greece.

[29] Christian Münker und Robert Weigel, "Built-In Self-Test für RF ICs", Präsentation auf dem EEEfCOM 2006 Workshop "Hochfrequenzelektronik, Komponenten, Module und EMV", Ulm, Deutschland, Juni 2006.

[30] K. Einwich, J. Haase, U. Knöchel, "Modellierungssprachen beim Entwurf komplexer analoger und Mixed-Signal-Systeme", Tutorial, Analog 2006, Dresden, Germany

[31] R. Müller, H.-J. Jentschel, „Eine Testmethode für Direct Conversion Receiver“, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[32] H.-J. Wassener, H.-J. Strobel, D. Eichel, W. Schneider, M. Schröter, H. Wittkopf, „Statistical Simulation: Use of a TRADICA based Statistical Design Kit in the Cadence Environment”, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[33] Ch. Münker, R. Weigel, "RF Built-In Self-Test for Integrated Cellular Transmitters”, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[34] P. Teichmann, K. Gille, J. Peter, A. Laute, „An integrated FSK Demodulator with Built-In Self-Calibration”, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[35] U. Knöchel, R. Kakerow, W. Hartong, R. Frevert, E. Hemming, P. Birrer, “Analyse eines Gigabit-Funksystems mit AMS Designer”, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[36] R. Wittmann, W. Schardein, R. Kakerow, J. Bahr, “Robuster analoger Schaltungsentwurf für Sub-100nm Prozesstechnologien mittels statistischer Methoden”, ”, GMM Fachbericht "Analog ’06 - Entwicklung von Analogschaltungen mit CAE Methoden", Band 196, VDE Verlag, September 2006

[37] I. Kebaisy, F. Maibaum, M. Hinz und B. Meinerzhagen, „Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL“, Advances in Radio Science, Kleinheubacher Tagung, Miltenberg, September 2006

[38] R. Kakerow, “Gigabit Radio Technology for directive wireless microwave point-to-point links”. Kooperationsworkshop “System Planning”, edacentrum, 30 Nov 2006, Hannover

[39] U. Knöchel, R. Frevert, P. Birrer, “Schnittstellen zwischen Systemdesign und Implementierung“, Kooperationsworkshop “System Planning”, edacentrum, 30 Nov 2006, Hannover

[40] R. Kakerow, “Gigabit Radio Technology for point-to-point communication”, Freiburg Microelectronics Workshop, 18-19 Dec 2006, Univ. Freiburg

[41] P. Birrer, S. J. Chandrasekaran, R. Wittmann, „Partieller Layout Flow zur Generierung von Auswahltabellen für Bussysteme“, akzeptiert für 1. GMM/GI/ITG – Fachtagung „Zuverlässigkeit und Entwurf“, 27-28.März 2007, München

[42] R. Wittmann, N. Nandra, J. Kunkel, M. Vanzi, J. Franca, H.-J. Wassener, Ch. Münker, "Life begins at 65 – Unless you are mixed-signal?", accepted Panel Discussion and Paper for DATE07, Nice, France, April 2007

[43] W. Schneider, W Kraus, M Schroter, H Wittkopf, “STATISTICAL SIMULATION OF HIGH-FREQUENCY BIPOLAR CIRCUITS”, accepted Paper for DATE07, Nice, France, April 2007

[44] Ch. Münker and R. Weigel, "Spectral PLL Built-In Self-Test for Integrated Cellular Transceivers", accepted for poster presentation at PhD Forum, DATE 07 Nice, France, April 2007

[45] P. Teichmann, R. Weigel,” Using BISC to improve integration level and yield of ISM-band receiver ICs”, accepted for poster presentation at PhD Forum, DATE 07 Nice, France, April 2007